保存桌面快捷方式 - - 设为首页 - 手机版
凹丫丫旗下网站:四字成语大全 - 故事大全 - 范文大全
您现在的位置: 范文大全 >> 理工论文 >> 电子通信论文 >> 正文

AD6620工作原理及其在中频数字化直扩接收机中的应用


取1~256的整数值。
  
  2AD6620工作参数的配置
  
  AD6620的初始化可以由外部控制单元通过AD6620的微处理器接口进行,完成工作模式、NCO参数、滤波器参数等的设置。外部控制单元还可以通过微处理器接口对AD6620内部寄存器进行动态的读写,实现对AD6620的动态实时控制。外控制单元根据AD6620的输出结果,通过对AD6620进行动态的控制,完成输入输出信号幅度、NCO频率与相位的调整,实现载波同步以及自动增益控制。
  
  AD6620的微处理器接口有两种模式:MODE0与MODE1,二者可以通过mode的管脚进行选择。在MODE0模式下对内部寄存器进行写操作工作时序如图3所示。当一个写操作执行时,RDY在WR和CS变低后立即变低,直到写数据完成后的第一个时钟的上升沿再变高。在写完一个数据后,CS必须变高后,才能进行下一个数据的写操作。在MODE1模式下对内部寄存器进行写操作工作时序如图4所示。R/W和DS变低后,开始执行一个写操作时,DTACK在数据已经被锁存后立即变低,直到DS信号变高后DTACK才变高,完成一个写操作。
  
  初始化时如果外部控制单元控制的时钟比AD6620的主时钟低,则对时序的要求较低,外部控制单元与AD6620的主时间并不要求同步。如外部控制单元选择的工作时钟比AD6620的主时钟高,则对时序的要求很高,必须注意二者的同步关系,或者外部控制单元进行操作时要插入一些等待周期。
  
  3具体应用分析
  
  在某型号的通信与定位系统中,选用AD6620与FPGA构建了直扩数字化接收机的平台,其中频数字化处理单元的组成框图如图5。其中AD6620完成数字中频信号到零中频的搬移,FPGA完成伪码的捕获、跟踪以及信号的解调,FPGA的选可根据具体需要选择Xilinx公司的Vertex-E系列芯片。同时FPGA要根据AD6620的输出结果对AD6620中数控振荡器NCO的载波频率控制字、相位控制字进行修改,实现载波同步。89C51控制单元完成AD6620的初始化,同时还可以对AD6620动态实时地进行参数调整,实现自动增益的控制。
  
  89C51控制单元的工作时钟比AD6620的工作时钟要低得多,初始化时对二者的时钟同步没有什么特殊要求。而FPGA内部的工作时钟要比AD6620的主时钟高得多,故在对AD6620中数控振荡器NCO的载波频率控制字、相位控制字进行修改时,系统在FPGA发出操作指令后需要插入若干等待周期,以保证二者之间正确的时序关系,实现FPGA对AD6620内部控制字的正确修改。
  
  实验表明,采用AD6620完成高速数字直扩接收机的数字下变频,可有效地降低设备的复杂性、缩短开发周期,提高设备的稳定性、可靠性和灵活性。基于AD6620与FPGA构成的中频数字化直扩接收机已初步完成了通用数字化接收机的功能,为最终实现软件无线电奠定了基础,具有广阔的应用前景

《AD6620工作原理及其在中频数字化直扩接收机中的应用(第2页)》
本文链接地址:http://www.oyaya.net/fanwen/view/141957.html

★温馨提示:你可以返回到 电子通信论文 也可以利用本站页顶的站内搜索功能查找你想要的文章。