保存桌面快捷方式 - - 设为首页 - 手机版
凹丫丫旗下网站:四字成语大全 - 故事大全 - 范文大全
您现在的位置: 范文大全 >> 理工论文 >> 电子通信论文 >> 正文

DSP与PC机的PCI总线高速数据传输


:8],LBE2对应[23:16],LBE3对应[31:24];而对于16位总线,LBE0对应[7:0],LBE1对应地址的第1位,LBE2不用,LBE3对应[15:8];对于8位总线,LBE0对应地址的第0位,LBE1对应地址的第1位,LBE2和LBE3不用。
  
  CS1和CS2分别带有与之对应的片选基地址寄存器(CSIBASE)。CSIBASE?0?为片选使能位,其中CSIBASE[27:1]为片选空间位。从片选空间位的第1位向第27位扫描时,遇到第1个“1”即决定了片选空间的大小,其余位则为片选空间的基地址。
  
  LINT1和LINT2可通过中断控制/状态寄存器INCSR的中断使能位INCSR[6]进行使能,同时可设置其它相关信息。
  
  表3PCI9052与TMS320C6713的接口信号描述
  
  信号管脚号管脚数信号功能LAD[31:0]从低到高依次为91、90、89、88、87、86、85、84、83、82、79、78、77、76、75、74、73、72、71、70、69、62、61、60、59、58、57、56、55、54、53、5232数据总线LW/R1271为“1”时写,为“0”时读LA[27:1]从低到高依次是92、93、94、95、96、97、98、100、101、102、105、106、107、108、109、110、111、112、113、114、115、116、117、118、119、12227地址总线,传输28位线性地址的高26位LBE[3:0]从低到高依次是46、47、48、494字节使能信号,表示当前总线传输中哪一个字节被选中LRDY1281在局部总线读数据或可接受写数据ADS1231表明可用地址和一次新的总线存取的起始CS1、CS2130、1312片选信号RD1261通用写WR1251通用读LINT1,LINT2137、1362局部中断输入
  3与PC的高速数据传输
  
  TMS320C6713HPI与PCI9052的具体连线如图2所示。
  
  实际上,在具体电路设计时,整个方案的实现除了需要TMS320C6713和PCI9052外,还需要有SN74CBTD3384和NM93CS46。由于TMS320C6713的I/O是在3.3V电压下工作,而PCI9052在5V电压下工作,所以TMS320C6713与PCI9052之间必须采用SN74CBTD3384进行电平转换。SN74CBTD3384是TI公司生产的10位总线转换器,它的输入、输出引脚一一对应,并分别排列在芯片的两侧封装。图2中国共产党选用了三片SN74CBTD3384。NM93CS46是PLX公司生产的串行EEPROM存储器,用于加载PCI9052配置信息。其中按一定顺序存放着设备号(DID)、供应商代号(VID)、子设备号(SDID)、子供应商代号(SVID)、PCI总线与局部总线之间的地址空间映射关系、片选地址、控制位、状态位及其它杂项配置等。上电时,PCI总线的RST信号有效,同时PCI9052输出局部复位信号LRESET,并检查NM93CS46是否有效。若有效,且第一个16位字不是FFFFh,那么PCI9050将根据串行EEPROM的值来设置内部寄存器,否则采用默认值。
  
  考虑到TMS320C6713HPI与PCI9052间的时序配合问题,通常在连线过程中,还必须注意下列几个问题:
  
  (1)由于PC

《DSP与PC机的PCI总线高速数据传输(第3页)》
本文链接地址:http://www.oyaya.net/fanwen/view/142160.html

★温馨提示:你可以返回到 电子通信论文 也可以利用本站页顶的站内搜索功能查找你想要的文章。