非定长码高速实时拼接专用集成电路的研制
"1101" when "00010",
组合单元
系统门数
I/O引脚
全局时钟
硬线时钟 256
512
12,000
81
2
1 78
505
9108
42
1
1 30.47
98.63
75.91
51.85
50
100
本文链接地址:http://www.oyaya.net/fanwen/view/145616.html
"1100" when "00011",
"1011" when "00100",
"1010" when "00101",
"1001" when "00110",
"1000" when "00111",
"0111" when "01000",
"0110" when "01001",
"0101" when "01010",
"0100" when "01011",
"0011" when "01100",
"0010" when "01101",
"0001" when "01110",
"0000" when "01111",
"----" when others;
第0个D触发器的锁存信号L0的VHDL描述:
whit C select
L0 <='1' when "00000" |"00001"|"00010"|"00011"
|"00100"|"00101"|"00110"|"00111"|"01000"|"01001"|"01010"
|"01011"|"01100"|"01101"|"01110"|"01111",
'0' when others;
其它1到31的十六进一多路选择器与D触发器对的控制信号的描述与以上类似,在此不一一列出。
3 基于FPGA的物理实现
选用ACTEL公司的eX256TQ100-STD FPGA[2]器件实现上述的VLSI结构,研制成非定长码高速实时拼接专用集成电路[3],设计结果如表1。
表1 FPGA实现结果
组合单元
系统门数
I/O引脚
全局时钟
硬线时钟 256
512
12,000
81
2
1 78
505
9108
42
1
1 30.47
98.63
75.91
51.85
50
100
使用ModelSim仿真器,对非定长码高速实时拼接专用集成电路进行带延时的后仿真,仿真验证结果如表2。
表2 非定长码高速实时拼接专用集成电路验证结果
本文提出的VLSI结构,适合图像压缩、视频编码等应用中非定长码的高速实时拼接,其结构复杂度低,并行处理能力器。以
《非定长码高速实时拼接专用集成电路的研制(第3页)》