保存桌面快捷方式 - - 设为首页 - 手机版
凹丫丫旗下网站:四字成语大全 - 故事大全 - 范文大全
您现在的位置: 范文大全 >> 理工论文 >> 电子通信论文 >> 正文

CPLD器件在时间统一系统中的应用


    摘要:时间统一系统是靶场试验任务顺利完成的关键。本文介绍一种利用CPLD器件实现的可编程的性能良好的IRIG-B码源。通过高度集成,将用于产生B码的各种门电路集成在一个芯片中,构成一个应用系统,达到了最佳性价比。

    关键词:B码源 CPLD器件 时序

引 言

  随着电子技术的发展,对遥测信号的帧结构的可编程度、集成度的要求越来越高,用于时间统一系统的B码源的设计也趋于高度集成化。为了适应现代靶场试验任务的要求,我们采用Altera的CPLD器件,将用于产生B码的各种门电路集成在一个芯片,通过高度集成的系统可以用于产生标准的串行时间码向测量设备发送,测量设备对接收到的B码进行解调能产生出系统所需的绝对时间和各种控制信号。此B码产生系统可作为基地设备检测调试用,也可作实践教学设备。

图1 IRIG-B(DC)时间码格式

1 IRIG-B码介绍

  在靶场试验中随着设备所需信息量的增加,对标准化时统设备要求也就越来越高,其中关键的问题之一就是选用什么样的时间码。IRIG-B(美国靶场仪器组-B 型格式)DC时间码以其实际优越性能,成为时统设备首选的标准码型。(凹丫丫范文网fanwen.oyaya.net收集整理)

  IRIG(Inter-Range Instrumentation Group)是美国靶场司令部委员会的下属机构,称为"靶场时间组"。IRIG时间标准有两大类:一类是并行时间码格式,这类码由于是并行格式,传输距离较近,且是二进制,因此远不如串行格式广泛;另一类是串行时间码,共有六种格式,即A、B、D、E、G、H。它们的主要差别是时间码的帧速率不同。B码的主要特点是时帧速率为1帧/s;携带信息量大,经译码后可获得1、10、100、1000 c/s的脉冲信号和BCD编码的时间信息及控制功能信息;高分辨率;调制后的B码带宽,适用于远距离传输;分直流、交流两种;具有接口标准化,国际通用。IRIG-B(DC)时间码格式如图1所示。其帧速率为1帧/s,可将1帧(1s)分为10个字,每字为10位,每位的周期均为10 ms。每位都以高电平开始,其持续时间分为3种类型:2 ms(如二进制"0"码和索引标志) 、5 ms(如二进制"1"码)和8 ms(如参考码元,即每秒开始的第一字的第一位;位置标志P0~P9,即每个字的第十位)。第一个字传送的s是信息,第二个字是min信息,第三个字是h信息,第四、五个字是d(从1月1日开始计算的年积日)。另外,在第八个字和第十个字中分别有3位表示上站和分站的特标控制码元(参考图1)。

2 硬件电路设计

  B码信号是否正确,是否被正确地解调出来,关键在于能否按照B码的变化规律产生预置信号。本课题的难点在于按照其本身的变化规律安排好产生B码的各种时序。

  用9个十进制计数器级联组成时钟电路,用来产生时间信号--天、时、分、秒信号。四种信号经过缓存后顺序送入并串转换电路,将并行码串行输出,由7个产生时序脉冲的4017级联产生B码所需的三种脉冲形式,经过逻辑门的控制将串行输出的时间码转化成B码。将所有计数器、缓存器、并串转换电路、时序脉冲产生器、各种逻辑门等集成到可编程器件(CPLD)中,即用将一个完整的系统集成到一个芯片中。外围电路只需一个时钟电路和上电置数电路即可。由于采用了可编程器件,用软件编程可以把一个硬件系统集成到一个芯片中,大大简化了硬件电路,并且可以对芯片内部的电路进行仿真和多次编程,调试起来很方便。

  根据确定的方案,设计的硬件电路如图 2所示。可编程器件EPM7128SLC84-15内部电路如图3所示。

硬件电路由可编程芯片、主时钟、置数电路三部分组成。芯片内部电路由365进制计数器、缓冲电路、并串转换电路、时序脉冲发生器及逻辑门控制电路组成。

  图2中,置数电路将预置好的时间置入,

《CPLD器件在时间统一系统中的应用》
本文链接地址:http://www.oyaya.net/fanwen/view/157437.html

★温馨提示:你可以返回到 电子通信论文 也可以利用本站页顶的站内搜索功能查找你想要的文章。