数模转换器TQ6122的原理和应用
关键词:TQ6122 数模转化 ECL
1 引言
TQ6122是一种高速数模转换器芯片。它具有8位数据位和很高的转换速度(可达到1GSa/s),可广泛用于直接数字频率合成、高速任意波形发生器、宽带视频信号生成、高清晰度显示器象素生成等方面。该芯片设计使用灵活方便,只需合理搭配一、二块集成电路和少量的外围电路,即可构成一个完整且性能很高的数摸转换器。
2 芯片结构及引脚说明
2.1 TQ6122的结构特点
TQ6122主要由锁存器、编码器、延时器、电流源阵列、R_2R电阻网络等电路组成。其内部功能结构如图1所示。其主要特性如下:(凹丫丫范文网fanwen.oyaya.net收集整理)
●数模转换速率高达1GSa/s;
●数字数据位为8位;
●具有1GHz的模拟信号带宽;
●输出可直接作为射频的前端;
●采用44脚QFP封装;
●时钟输入采用差分ECL电平标准?数据输入采用单端ECL电平标准;
●工作温度范围为-20~85℃;
●标称功耗为1.3W;
●无杂散动态范围(SFDR)不小于45dBc。
2.2 TQ6122的引脚功能
TQ6122的引脚排列图如图2所示。各引脚的说明如下(括号中的数字为引脚号):
VSS(1、11、12、33、34、44):-5V数字电源输入端?
VAA(22、23):-5V模拟电源输入端?
DGND(6、28、37、40):数字地?
AGND(13、14、15、18):模拟地。
BLANK(5):该端置高且下降延到达时,内部数据位都被置高。
SELA(7):置高时选择A端数据输入,置低时选择B端数据输入。
A0~A8(26、27等36):数字信号输入端,A7为数据最高位,A0为数据最低位。
B0、…… B7(38等):数字信号输入端,B7为数据最高位,B0为数据最低位。
CLOCK、 CLOCK(9、10):差分时钟输入端。
VOUT、VOUT(16、17):模拟信号输出端,为差分信号。
BLANK DISABLE(19):如果需要用BLANK端,则连到VAA端,若不需要,则连到AGND。
IREF(24):输入参考电流,直接连接到模拟地,是开关阵列的虚拟电流源。
VSENSE(20):输出判断电压,芯片正常工作时有输出,且VSENSE=-4.2V。
《数模转换器TQ6122的原理和应用》